半导体进入2纳米时代半导体进入2纳米时代 推动半导体业进步有两个轮子,一个是尺寸缩小,另一个是硅片直径增大,显然尺寸缩小是主力,因为硅片直径增大涉及整条生产线设备的更换。 现阶段除了尺寸继续缩小之外,利用成熟制程的特色工艺及第三代半导体等正风生水起,将开辟定律的另一片新的天地。 台积电正讨论在美国开建2纳米工厂事项,目前的态势分析这个决定不好下,因为市场与投资(可能约500亿美元)两个都是关键因素。 据台湾地区《经济日报》报道,台积电 3 纳米工厂已经通过环境评测,依据原定时程,全球第一座 3 纳米工厂,可望在 2020 年动工,最快 2022 年底量产。 2018年 8 月,中国台湾“环保署”专案小组首度审查此案,创下重大开发案初审一次就过关的纪录, 11月进入环评大会时,它的3纳米工厂每日用水大幅增加到7.5 万吨和用电88 万度,然而环评案顺利**,表示台积电 3 纳米工厂可顺利推进。 总裁魏哲家宣布,台积电原定于今年4月29日在北美技术论坛上将公布3纳米制程的细节。由于三星已抢先公布它的3纳米将采用环栅finFET的纳米片结构,两家3纳米制程战争一触即发。已有消息报道,台积电仍沿用升级版的finFET架构,而可能采用迁移率更高的材料,而非环栅纳米片结构。 为什么两家在不同的工艺与架构问题方面各自大作文章,一切的关键是找出性能瓶颈所在,然后以最具成本效益的方式使用可用的最佳工具分别解决这些瓶颈。无论是I/O、内存接口还是过热的逻辑块,系统的运行速度都只能与该系统中最慢的组件一样快,而这些逻辑块需要在热失控之前关闭。在某些情况下,它可能需要一个完全不同的体系结构,处理要么在内存中完成,要么在内存附近完成。在其他情况下,它可能是更多的软硬件协同设计,与整个设计优化为一个系统。如果有一种一致的方法来描述这些设备并将它们连接在一起,那么釆用chiplet等方法可以更节省时间。 在之前的几个工艺节点中,有很多改进功耗和性能的选择,而不仅仅是扩展,现在这些选择中的许多都是经过实践验证的。目前至少有六种主流的芯片/小芯片组合方式,还有更多的正在进行中,我们不难想象每个芯片供应商会根据价格、功耗、性能甚至地区标准快速地提供定制解决方案。因此,虽然应用于高性能计算(HPC)及5G开发的芯片可能需要最新的2nm制程,但是与它配套的可能是16nm的 SerDes、28nm电源模块和40nm安全芯片等,然而它们将集成在一体。 |




