首页 -> 登录 -> 注册 -> 回复主题 -> 发表主题
光行天下 -> ANSYS -> Ansys Lumerical | 光子集成电路之PN 耗尽型移相器仿真工作流 [点此返回论坛查看本帖完整版本] [打印本页]

ueotek 2023-04-21 16:24

Ansys Lumerical | 光子集成电路之PN 耗尽型移相器仿真工作流

01 说明 ~T;a jvJ  
%WJ\'@O\  
本文旨在介绍Ansys Lumerical针对有源光子集成电路中PN耗尽型移相器的仿真分析方法。通过FDE和CHARGE求解器模拟并计算移相器的性能指标(如电容、有效折射率扰动和损耗等),并创建用于INTERCONNECT的紧凑模型,然后将其表征到INTERCONNECT的测试电路中实现,模拟反向偏置电压对电路中信号相移的影响。 )-TeDIfm  
Y]`lEq%  
[attachment=117416] a[d{>Fb.  
=/!{<^0  
02 综述 0pZ.; /<{  
Os]!B2j14  
[attachment=117417] .:|#9%5  
ctwhfS|Y0  
这里假设移相器的结构沿光传播方向是均匀的,因此仅模拟器件的横截面。我们将演示每个部分的仿真及结果。 ],fwZd[t  
r(?'Yy  
步骤1:电学模拟 Le#E! sU  
Jnu}{^~  
利用CHARGE求解器对移相器组件进行电学模拟,获得电荷载流子的空间分布作为偏置电压的函数,并将电荷分布数据导出为charge.mat文件。根据载流子浓度,我们也可以估计器件电容。 3^iQe"P%a@  
n+RUPZ  
施加于器件的偏置电压为0V(上)和-4V(下)时,移相器横截面的电子分布曲线如下图所示: 5{!a+  
#1,>Qnl  
[attachment=117418] =ihoVA:|  
CHdet(_=v  
[attachment=117419] 709Uv5  
&EbD.>Ci  
由图可知,在没有施加偏置电压情况下,波导横截面上的电荷分布是对称的。通过施加足够强的反向偏压,由于pn结上耗尽区的加宽,电子被部分推出波导(向左),导致波导上电荷分布发生相当显著的变化。 YWn6wzu%Vc  
U{za m  
电荷分布和耗尽区宽度的变化将改变结电容,器件的C-V曲线如下图所示: -G^t-I  
X-;Qorb^  
[attachment=117420] xTksF?u)  
@88z{  
由图可知,电子和空穴对结电容的贡献非常相似,且由于耗尽区加宽,随着施加更高的反向偏置电压,二者对结电容的贡献降低。电容的大小会影响移相器的工作速度(带宽),因此可以在电路模型中考虑这种影响。 -Uhl9 =  
\ 3js}  
步骤2:光学模拟 P*"AtZuY]  
1>*UbV<R;u  
利用MODE求解器中的FDE模块进行光学模拟,从电学模拟获得的变化的载流子浓度改变了波导的折射率,所以波导的有效折射率与偏置电压有关。将第一步得到的电荷分布数据charge.mat加载到FDE求解器中,这里需要两个模拟来表征波导。 _sf0{/< )  
]%Q]C 8[C  
·偏置电压设置为0,使用频率扫描获得波导在0偏压的有效折射率关于频率的函数,波导数据导出为ps_active_0.ldf。 nV,{w4t+  
·使用Sweep进行电压参数扫描,计算中心波长处的有效折射率和损耗随偏置电压的变化,数据导出为neff_V.dat。 O>"r. sR  
|<+|Du1  
有效折射率、损耗和偏置电压的关系曲线以及模场分布如下图所示: -$]DO5fY  
0 z'={6,  
[attachment=117421] {eD>E(Y@z1  
:.'T+LI  
[attachment=117422] G~iYF(:&  
~XT a=  
[attachment=117423] @D=2Er\  
z7us*8X{  
由图可知,较大的反向偏置引起较高的有效折射率扰动和较低的损耗。这是因为施加了反向偏压后,波导内自由载流子的耗尽会减少沿波导方向的光吸收量,较高的折射率扰动可以减小移相器实现π相移所需的长度。在-4V偏压下,移相器在1550 nm下的TE模被很好地限制在波导内,与波导内的载流子分布显著重叠,这可以显著地影响模式的有效折射率。 lo]B 5_en  
Ow .)h(y/  
步骤3:电路模拟 -R8!"~o  
)(|0KarF  
将步骤2中的仿真结果加载到INTERCONNECT电路中的相关元件中,利用INTERCONNECT测试移相器元件在简单电路中的性能,使用光网络分析仪计算器件的频域响应。 i&s=!`  
2I(@aB+  
[attachment=117424] /K<GN7vN  
(=3&8$  
不同偏置电压下的相移曲线如下图所示: "<n"A7e  
f29HQhXqS  
[attachment=117425] YV_I-l0  
{;(g[H=q;  
由图可知,随着偏置电压的变化,相位发生了变化。仿真结果表明,对于 500 微米的长度,在 4 伏偏置电压下相移约为 0.2 弧度,这表明移相器的 Vπ.Lπ 品质因数约为 0.03 Vm。
查看本帖完整版本: [-- Ansys Lumerical | 光子集成电路之PN 耗尽型移相器仿真工作流 --] [-- top --]

Copyright © 2005-2025 光行天下 蜀ICP备06003254号-1 网站统计